计算机组成原理–基于Logisim的4位并行加法器实验的应用(超详细/设计/实验/作业/练习)

目录

  • 课程名:计算机组成原理
  • 内容/作用:设计/实验/作业/练习
  • 学习:基于Logisim的4位并行加法器实验
  • 一、前言
  • 二、环境与设备
  • 三、内容
  • 四、结果与分析
  • 课程名:计算机组成原理

    内容/作用:设计/实验/作业/练习

    学习:基于Logisim的4位并行加法器实验

    一、前言

    掌握快速加法器中先行进位的原理,能利用相关知识设计4位先行进位电路,并利用设计的4位先行进位电路构造4位快速加法器,能分析对应电路的时间延迟。

    二、环境与设备

    1.软件:Logisim软件、JAVA环境
    2.硬件:计算机Windows 10

    三、内容

    利用已设计好的四位先行进位电路构造四位快速加法器,其引脚定义如图所示,其中 X,Y 为四位相加数,Cin 为进位输入,S 为和数输出,Cout 为进位输出,G,P 为 4 位成组进位生成函数和成组进位传递函数。

    1、电路框架

    2、电路引脚

    3、电路功能区实现

    4、电路测试

    完成实验后,利用文本编辑工具打开 alu.circ 文件,将所有文字信息复制粘贴到 Educoder 平台的 alu.circ 文件中,再点击评测按钮即可进行本关测试。平台会对你设计的电路进行自动测试,为方便测试,请勿修改子电路封装,本关测试用例如下:

    四、结果与分析

    1.注意四位并行加法器的引脚不要连反。
    2.所有输入及输出皆是隧道而不是输入输出引脚。
    3.注意X与Y的位置,容易连反。

    物联沃分享整理
    物联沃-IOTWORD物联网 » 计算机组成原理–基于Logisim的4位并行加法器实验的应用(超详细/设计/实验/作业/练习)

    发表回复