TLF35584调试指南(第一篇)
概述
TLF35584是Infineon的一款多路输出安全电源芯片,主要用于功能安全相关的汽车部件,如电动助力转向、刹车、网关、悬挂、引擎控制、变速箱、xEV及ADAS(Advanced Driver Assistance Systems)等。
TLF35584功能特性
- 高效多电压供电芯片
- 串行升压和降压预调节器,适用于3.0至40V的宽输入电压范围,具有全面性能和低总功耗
- 通信供电的低压降稳压器5.0V/200mA(称为LDO_Com)
- 微控制器供电的低压降稳压器5.0 V/600 mA (TLF35584xxVS1) 或 3.3 V/600 mA (TLF35584xxVS2)(称为LDO_µC)
- 提供使能、同步输出信号和内部设备中的电压监测功能(添加到复位功能)以用于可选外部核心供应后稳压器
- ADC供应的5.0 V +/- 1% 的参考电压为Volt_Ref)
- 两个跟踪器用于跟随参考电源进行传感器供应,每个跟踪器具有150 mA 的当前能力(分别称为Tracker 1 和 Tracker 2)
- 待机稳压器5.0 V/10 mA (TLF35584xxVS1) 或 3.3 V/10 mA(TLF35584xxVS2) (称为LDO_Stby)
- 独立的带复位功能的电压监测模块
- 可配置的功能和窗口看门状况检测
- 16位SPI接口
- 安全状态控制,具有两个可编程延迟的安全状态信号
- 输入电压试验(过高时自动关闭)
- 环保产品(RoHS合规)
- 符合ISO26262标准
那么基于上述描述可以在ECU这个层级总结出这颗PMIC的几个大功能:
- TLE35584可以监测整个系统的供电,如果发现过高或者过低,它可以给MCU拉闸以满足某种安全目标;
- 监控看门狗错误,一旦发现可以通过ROT复位MCU;
- 通过自身ErrorPin监控MCU的ErrorPin发出的状态,一旦发现状态异常,可以在ECU级别通过SSx引脚对外输出状态,依次满足功能安全目标。
TLF35584 QVVS2设备引脚布局
- BSG (Boost driver ground): 将此引脚连接至外部电流检测电阻的低端,以将驱动器噪声从敏感接地去耦。如果不使用升压预调节器选项,则接地。
- VST (Supply voltage standby regulator, input): 将此输入连接到电源(电池),并在引脚和地之间连接反向保护二极管和电容。 建议使用EMC滤波器。
- ENA (Enable Input) 和 WAK (Wake/Inhibit Input): 该引脚上的正边沿信号将唤醒器件。 如果不使用,连接到地面,TLF35584的INIT状态跳转至Normal状态过程中,忽略这两个引脚;在Normal状态跳转至Sleep状态过程中,检测到这两引脚为高电平,将切换到Wake状态,并产生中断;在Normal状态跳转至Standby状态过程中,检测到这两引脚为高电平,将切换到INIT状态,并产生一个Reset(ROT)。
- QST (Output standby LDO): 尽可能靠近引脚连接一个电容。
- AG1 (Analogue ground, pin 1): 模拟地,引脚
- AG2 (Analogue ground, pin 2): 直接将此引脚(低欧姆和低电感)接地。
- AGS1 (Analogue ground, safety, pin1): 直接将此引脚(低欧姆和低电感)接地。如果使用安全开关,则直接连接到所用NMOS的源极。
- AGS2 (Analogue ground, safety, pin 2): 直接将此引脚(低欧姆和低电感)接地。如果使用安全开关,则直接连接到所用NMOS的源极。
- SS2 (Safe state signal 2): 安全状态输出信号2,将应用程序设置为安全状态。信号延迟于SS1,延迟可通过SPI命令调整。
- SS1 (Safe state signal 1): 安全状态输出信号1,将应用程序设置为安全状态。
- SDI (Serial peripheral interface, signal data input): 串行外设接口,信号数据输入:SPI信号端口,连接到微处理器的SPI端口“数据输出”以在SPI通信期间接收命令。
- SDO (Serial peripheral interface, signal data output): 串行外设接口,信号数据输出:SPI信号端口,连接微处理器的SPI端口“数据输入”以在SPI通信期间发送状态信息。
- SCL (Serial peripheral interface, signal clock): 串行外设接口,信号时钟:SPI信号端口,连接到微处理器的SPI端口“时钟”,为器件提供时钟以进行SPI通信。
- SCS (Serial peripheral interface, signal chip select): 串行外设接口,信号片选:SPI信令端口,连接到微处理器的SPI端口“芯片选择”以寻址SPI通信设备。
- WDI (Watchdog input, trigger signal): 输入触发信号,将微处理器的“触发信号输出”连接到该引脚。在未使用的情况下保持打开状态(内部下拉)。
- ROT (Reset output): 具有内部上拉电阻的开漏极结构。该引脚的低电平信号表示复位事件。
- INT (Interrupt signal): 推挽级。该引脚的低电平脉冲表示中断,微处理器应读出SPI状态寄存器。连接到微处理器内核电源电压的不可屏蔽中断端口(NMI)。
- SYN (Synchronization output signal): 将此输出连接至可选的外部开关模式后置稳压器同步输入。该信号以相位或移位180°(可通过SPI命令选择)传递降压调节器开关频率。开关模式后置稳压器应与上升沿同步。 如果不使用,请保持打开状态。
- ERR (Error signal input): 来自微处理器安全管理单元(SMU,微处理器的内部故障检测)的错误信号输入。将微处理器的“错误信号输出”连接到该引脚。
- EVC (Enable external post regulator for core supply): 将此引脚连接至外部后置稳压器的使能输入。如果不使用,请保持打开状态。
- MPS (Microcontroller programming support pin): 微控制器编程支持引脚。将该引脚拉至地进行操作。该引脚可用于微控制器调试和编程目的。若将引脚上拉至5V,则进入编程模式,忽略窗狗的周期性触发,忽略INIT时间内的错误监控;若将引脚接地,则进入非编程模式,需要提供窗狗的周期性触发,错误监控被打开,若未检测到窗狗的周期性触发或者检测到错误TLF35584将复位。
- SEC (Configuration pin for external post regulator for core supply): 如果不使用选件外部稳压器,将此引脚接地。如果使用选件外部后置调节器,请保持打开状态。
- FRE (Frequency adjustment pin): 将引脚连接到低频范围的地或在高频范围内保持开路。
- STU (Configuration pin for step up converter): 如果不使用选件升压预调节器,将此引脚接地。 如果使用可选升压预调节器,请保持打开状态。
- VCI (Input for optional external post regulator output voltage (core supply)): 连接一个外部电阻分压器,以调节复位输出信号ROT的过压和欠压阈值。如果不使用选件外置调压器,请保持开路。
- GST (Gate stress pin): 不适合客户使用。直接将此引脚(低欧姆和低电感)接地。
- AG3 (Analogue ground, pin 3): 直接将此引脚(低欧姆和低电感)接地。
- QVR (Output voltage reference): 尽可能靠近引脚连接一个电容。
- QUC (Output LDO_uC supply (micro processor supply)): 尽可能靠近引脚连接一个电容。
- QCO (Output LDO_communication supply): 尽可能靠近引脚连接一个电容。
- QT2 (Output tracker 2): 尽可能靠近引脚连接一个电容。
- QT1 (Output tracker 1): 尽可能靠近引脚连接一个电容。
- N.C. (Internally not connected): 没有电气连接,可以保持开路/浮置,连接到GND或任何其他信号。
- N.C. (Internally not connected): 没有电气连接,可以保持开路/浮置,连接到GND或任何其他信号。
- N.C. (Internally not connected): 没有电气连接,可以保持开路/浮置,连接到GND或任何其他信号。
- FB1 (Step down pre regulator feedback input plus input for linear post regulators and trackers, pin1): 将降压前稳压器输出滤波器的电容与低欧姆和低电感连接直接连接到该引脚。始终与FB2引脚并联。
- FB2 (Step down pre regulator feedback input plus input for linear post regulators and trackers, pin 2): 将降压前稳压器输出滤波器的电容与低欧姆和低电感连接直接连接到该引脚。始终与FB1引脚并联。
- N.C. (Internally not connected): 没有电气连接,可以保持开路/浮置,连接到GND或任何其他信号。
- PG2 (Step down pre regulator power ground, pin 2): 直接连接此引脚(低欧姆和低电感)到地和预调节器输出电容负极。始终与PG1引脚并联。
- PG1 (Step down pre regulator power ground, pin 1): 直接连接此引脚(低欧姆和低电感)到地和预调节器输出电容负极。始终与PG2引脚并联。
- SW1 (Step down pre regulator power stage output, pin 1): 将此引脚直接连接(低电阻和低电感)至预稳压器输出滤波器。始终与引脚SW2并联连接。
- N.C. (Internally not connected): 没有电气连接,可以保持开路/浮置,连接到GND或任何其他信号。
- N.C. (Internally not connected): 没有电气连接,可以保持开路/浮置,连接到GND或任何其他信号。
- VS1 (Supply voltage step down pre regulator, pin 1, input): 将此输入与VS2并联连接至升压预调节器的输出。如果不使用升压预调节器选项,则与VS2并联连接,在引脚和地之间提供带反向保护二极管和电容的(电池)电压。建议使用EMC滤波器。
- DRG (Driver output for external step up regulator power stage, connect to gate): 升压预调节器低压侧开关门:连接到外部N沟道MOSFET的栅极,线路要笔直且尽可能短。如果不使用升压预调节器选项,请保持打开状态。
- RSH (Sense resistor for external step up regulator power stage, high side): 将此引脚连接至外部电流检测电阻的高端,以确定通过外部N沟道MOSFET的最大电流阈值。如果不使用升压预调节器选项,则接地。
- RSL (Sense resistor for external step up regulator power stage, low side): 将此引脚连接至外部电流检测电阻的低端,以确定通过外部N沟道MOSFET的最大电流阈值。如果不使用升压预调节器选项,则接地。
- EP1 (Edge pin no 1): 请保持该引脚下面的区域没有接地或其他信号,不要将此引脚焊接到地或任何其他信号。该引脚必须保持无焊接。
- EP2 (Edge pin no 2): 请保持该引脚下面的区域没有接地或其他信号,不要将此引脚焊接到地或任何其他信号。该引脚必须保持无焊接。
- EP3 (Edge pin no 3): 请保持该引脚下面的区域没有接地或其他信号,不要将此引脚焊接到地或任何其他信号。该引脚必须保持无焊接。
- EP4 (Edge pin no 4): 请保持该引脚下面的区域没有接地或其他信号,不要将此引脚焊接到地或任何其他信号。该引脚必须保持无焊接。
- GND (Cooling Tab): 冷却片。内部连接到GND。
作者:qspingv